英特爾 Quartus Prime 設計軟件

介紹
英特爾® Quartus® Prime 軟件在 FPGA、CPLD 和 SoC 設計的性能和生產力方面具有革命性意義,提供了將您的概念轉化為現實的快速途徑。 英特爾 Quartus Prime 軟件還支持許多用於綜合、靜態時序分析、板級仿真、信號完整性分析和形式驗證的第三方工具。
| 英特爾 石英 主要的 設計 軟體 | 可用性 | ||||
| 專業版 版
($) |
標準 版
($) |
精簡版 版
(自由) |
|||
| 設備支援 | Intel® Agilex™ 系列 | P | |||
| 英特爾® Stratix® 系列 | 四、五 | P | |||
| 10 | P | ||||
| 英特爾® Arria® 系列 | II | P1 | |||
| 二、五 | P | ||||
| 10 | P | P | |||
| 英特爾® Cyclone® 系列 | 四、五 | P | P | ||
| 10 LP | P | P | |||
| 10 GX | P2 | ||||
| 英特爾® MAX® 系列 | 二、五、10 | P | P | ||
| 設計流程 | 部分重構 | P | P3 | ||
| 基於塊的設計 | P | ||||
| 增量優化 | P | ||||
| 設計進入/規劃 | IP 基礎套件 |
P |
P |
可供購買 | |
| 英特爾® HLS 編譯器 | P | P | P | ||
| 平台設計器(標準) | P | P | |||
| 平台設計師(專業版) | P | ||||
| 設計分區規劃器 | P | P | |||
| 芯片規劃器 | P | P | P | ||
| 界面規劃器 | P | ||||
| 邏輯鎖區域 | P | P | |||
| 超高畫質描述語言 | P | P | P | ||
| Verilog | P | P | P | ||
| 系統Verilog | P | P4 | P4 | ||
| VHDL-2008 | P | P4 | |||
| 功能模擬 | Questa*-英特爾® FPGA 入門版軟件 | P | P | P | |
| Questa*-英特爾® FPGA 版軟件 | P5 | P5 | 第 65 頁 | ||
| 彙編
(綜合與佈局佈線) |
Fitter(佈局佈線) | P | P | P | |
| 提前安置 | P | ||||
| 註冊重定時 | P | P | |||
| 分形綜合 | P | ||||
| 多處理器支援 | P | P | |||
| 時序和功率驗證 | 時序分析儀 | P | P | P | |
| 設計空間探索者 II | P | P | P | ||
| 功率分析儀 | P | P | P | ||
| 功率和熱量計算器 | P6 | ||||
| 在系統調試 | 信號抽頭邏輯分析儀 | P | P | P | |
| 收發器工具包 | P | P | |||
| 英特爾高級鏈路分析器 | P | P | |||
| 操作系統 (OS) 支持 | Windows/Linux 64 位支持 | P | P | P | |
| 價格 | 固定買入 – 3,995 美元
浮點數——4,995 美元 |
固定買入 – 2,995 美元
浮點數——3,995 美元 |
自由的 | ||
| 下載 | 立即下載 | 立即下載 | 立即下載 | ||
筆記
- 唯一支持的 Arria II FPGA 是 EP2AGX45 器件。
- Pro Edition 軟件免費提供 Intel Cyclone 10 GX 設備支持。
- 僅適用於 Cyclone V 和 Stratix V 器件,需要部分重新配置許可證。
- 語言支援有限。
- 需要額外的許可證。
- 集成在英特爾 Quartus Prime 軟件中,可作為獨立工具使用。 僅支持 Intel Agilex 和 Intel Stratix 10 設備。
其他開發工具
| 面向 OpenCLTM 的英特爾® FPGA SDK | •不需要額外的許可證。 •支持Intel Quartus Prime Pro/Standard Edition 軟件。 •軟件安裝 file 包括英特爾 Quartus Prime 專業版/標準版軟件和 OpenCL 軟件。 |
| 英特爾 HLS 編譯器 | •無需額外的許可證。 • 現在可以單獨下載。 • 支持Intel Quartus Prime Pro Edition 軟件。 |
| 面向英特爾® FPGA 的 DSP Builder | •需要額外的許可證。 • 面向英特爾 FPGA 的 DSP Builder(僅限 Advanced Blockset)受面向英特爾 Agilex、英特爾 Stratix 10、英特爾 Arria 10 和英特爾 Cyclone 10 GX 設備的英特爾 Quartus Prime 專業版軟件的支持。 |
|
Nios® II 嵌入式設計套件 |
•不需要額外的許可證。 •支持所有版本的Intel Quartus Prime 軟件。 •包括Nios II 軟件開發工具和庫。 |
| 英特爾® SoC FPGA 嵌入式開發套件 (SoC EDS) | • 需要用於英特爾® SoC FPGA 的 Arm* Development Studio(用於英特爾® SoC FPGA 的 Arm* DS)的額外許可。 • Intel Quartus Prime 精簡版/標準版軟件支持SoC EDS 標準版,Intel Quartus Prime 專業版軟件支持SoC EDS 專業版。 |
OpenCL 和 OpenCL 標誌是 Apple Inc. 的商標,經 Khronos 許可使用。
英特爾 QUARTUS PRIME 設計軟件特性總結
| 界面規劃器 | 使您能夠使用實時合法性檢查快速創建 I/O 設計。 |
| 引腳規劃器 | 簡化為高密度和高引腳數設計分配和管理引腳分配的過程。 |
| 平台設計師 | 通過使用分層方法和基於片上網絡架構的高性能互連來集成 IP 功能和子系統(IP 功能的集合),從而加速系統開發。 |
| 現成的 IP 內核 | 允許您使用來自英特爾和英特爾第三方 IP 合作夥伴的 IP 內核構建您的系統級設計。 |
| 合成 | 為 System Verilog 和 VHDL 2008 提供擴展語言支持。 |
| 腳本支援 | 支持命令行操作和 Tcl 腳本。 |
| 增量優化 | 提供更快的方法來收斂到設計簽核。 傳統鉗工tage被分成更細的stages 以更好地控制設計流程。 |
| 部分重構 | 在 FPGA 上創建一個可以重新配置以執行不同功能的物理區域。 綜合、佈局、佈線、收斂時序,並為該區域中實現的功能生成配置比特流。 |
| 基於模塊的設計流程 | 提供跨項目和團隊重用時序收斂模塊或設計塊的靈活性。 |
| 英特爾® Hyperflex™ FPGA 架構 | 為 Intel Agilex 和 Intel Stratix 10 設備提供更高的核心性能和能效。 |
| 物理綜合 | 使用設計的後期佈局和佈線延遲知識來提高性能。 |
| 設計空間探索器 (DSE) | 通過自動迭代英特爾 Quartus Prime 軟件設置的組合來提高性能,以找到最佳結果。 |
| 廣泛的交叉探測 | 為驗證工具和設計源代碼之間的交叉探測提供支持 files. |
| 優化顧問 | 提供特定於設計的建議以提高性能、資源使用和功耗。 |
| 芯片規劃器 | 通過在幾分鐘內實現小的佈局後佈線設計更改,減少驗證時間,同時保持時序收斂。 |
| 時序分析儀 | 提供本地 Synopsys 設計約束 (SDC) 支持,允許您創建、管理和分析複雜的時序約束并快速執行高級時序驗證。 |
| Signal Tap 邏輯分析儀 | 支持最多通道數、最快時鐘速度、最大samp文件深度,以及嵌入式邏輯分析儀中可用的最先進的觸發功能。 |
| 系統控制台 | 使您能夠使用讀寫事務輕鬆地實時調試 FPGA。 它還使您能夠快速創建 GUI 以幫助監控數據並將數據發送到 FPGA。 |
| 功率分析儀 | 使您能夠準確地分析和優化動態和靜態功耗。 |
| 設計助理 | 一種設計規則檢查工具,通過減少所需的迭代次數並通過該工具在不同階段提供的有針對性的指導來實現更快的迭代,從而使您能夠更快地實現設計收斂tages 的編譯。 |
| 分形綜合 | 使英特爾 Quartus Prime 軟件能夠有效地將算術運算打包到 FPGA 的邏輯資源中,從而顯著提高性能。 |
| EDA合作夥伴 | 為綜合、功能和時序仿真、靜態時序分析、板級仿真、信號完整性分析和形式驗證提供 EDA 軟件支持。 要查看完整的合作夥伴列表,請訪問 |
入門步驟
- 步驟一: 下載免費的英特爾 Quartus Prime 精簡版軟件,網址為 www.intel.com/quartus
- 步驟一: 了解英特爾 Quartus Prime 軟件交互式教程 安裝後,在歡迎屏幕上打開交互式教程。
- 步驟一: 報名參加培訓 www.intel.com/fpgatraining
© 英特爾公司。 英特爾、英特爾標識和其他英特爾標誌是英特爾公司或其子公司的商標。 其他名稱和品牌可能是其他人的財產。
文件/資源
![]() |
英特爾 Quartus Prime 設計軟件 [pdf] 使用者指南 Quartus Prime 設計軟件、Prime 設計軟件、設計軟件、軟件 |





